Diferència entre revisions de la pàgina «Microprocessador»
Línia 67: | Línia 67: | ||
# La RAM reconeix la demanda i demana a la CPU que s'esperi a través de la senyal de WAIT (espera). | # La RAM reconeix la demanda i demana a la CPU que s'esperi a través de la senyal de WAIT (espera). | ||
# Quan la senyal de WAIT torna a 1, la dada està disponible al bus de DADES perquè la CPU el llegeixi. | # Quan la senyal de WAIT torna a 1, la dada està disponible al bus de DADES perquè la CPU el llegeixi. | ||
+ | |||
+ | |||
+ | == Optimitzacions : DMA i interrupcions == | ||
+ | En el funcionament habitual de l'arquitectura Von-Neumann el control sempre el porta la CPU. Però això ens portaria a '''colls d'ampolla''' poc eficients. | ||
+ | |||
+ | La CPU és un dispositiu molt ràpid (el més ràpid), mentre que la memòria RAM és més lenta i el sistema de entrada/sortida (E/S) encara ho és més. Per tant, quan la CPU requereix l'entrada de dades del sistema d'E/S (per exemple d'un disc dur o un dispositiu USB com un ratolí) ha d'esperar-se i "malgasta" el seu temps. | ||
+ | |||
+ | Així, s'han inventat diverses optimitzacions per aprofitar tota la potència de la CPU i no fer-la esperar enfront dispositius lents. | ||
+ | * '''DMA o [https://es.wikipedia.org/wiki/Acceso_directo_a_memoria Direct Memory Access]''': mecanisme per automatitzar la transferència de dades entre la RAM i el sistema d'E/S <u>sense intervenció de la CPU</u>. | ||
+ | * '''[https://ca.wikipedia.org/wiki/Interrupci%C3%B3 Interrupcions]''' : sistema per avisar la CPU perquè interrompeixi la tasca actual i s'ocupi d'algun dispositiu extern d'E/S. Si no utilitzem interrupcions, la CPU es veu obligada a sondejar regularment els dispositius (''polling'') el que resulta molt més ineficient. |
Revisió del 14:55, 10 nov 2015
Contingut
Introducció
Un Microprocessador (wikipedia) és un circuit integrat complex programable de propòsit general, que executa programes ubicats a la memòria RAM. Aquests programes consten d'instruccions per realitzar operacions lògiques i matemàtiques amb dades digitals.
Sol ser el "cervell" dels dispositius digitals actuals com PCs, mòbils, tablets, però també altres dispositius electrodomèstics com televisions, etc. que han passat del terreny analògic al digital.
Articles relacionats:
Arquitectura Von-Neumann
El funcionament dels microprocessadors actuals es basa encara en el paradigma de l'arquitectura Von-Neumann (pronunciat "fon noiman"). Podeu llegir l'article de la Wikipedia com a referència.
Arquitectura externa
La CPU s'interconnecta mitjançant 3 busos:
- Bus d'adreces: on la CPU indica a quina adreça de memòria vol accedir.
- Bus de dades: on es transmeten les dades.
- Bus de control: senyals vàries per mantenir una transmissió en ordre i sense errors.
La CPU internament
La CPU disposa de:
- UC - Unitat de Control: governa el funcionament general del dispositiu.
- ALU - Arithmetic-Logic Unit: realitza els càlculs i operacions lògiques.
- Registres interns:
- Registres de DADES: contenen dades descarregades de la RAM o dels perifèrics.
- Solen numerar-se com a A, B, C, etc.
- Registres de CONTROL: serveixen per governar el comportament de la CPU.
- PC - Program Counter: porta el control de l'execució, indicant quina instrucció del programa s'està executant.
- IR - Instruction Register: és on s'emmagatzema la instrucció per després ser executada.
- Registres de DADES: contenen dades descarregades de la RAM o dels perifèrics.
Execució de programes en la CPU
Els programes s'emmagatzemen en una regió de la RAM (en les màquines antigues o més senzilles de vegades està en una ROM).
Una altra regió de la RAM conté les dades a tractar.
En la següent seqüència observem com s'executen les instruccions del programa seqüencialment:
Transaccions de dades
Diagrama de les transferències de dades en l'arquitectura Von-Neumann. Es poden veure la ocupació dels busos i les senyals de control.
En aquest exemple la CPU accedeix a la RAM per baixer el contingut d'una adreça.
Cal remarcar que l'activitat en els busos està governada pel CLOCK (rellotge).
La seqüència de LOAD (LD) o càrrega de dades de la RAM a la CPU està seqüenciada de la següent manera:
- La CPU pren la iniciativa i escriu al bus d'adreces la direcció que es vol obtenir.
- La CPU avisa la RAM que vol la dada amb els senyals de control MREQ i RD (Memory Request i Read).
- La RAM reconeix la demanda i demana a la CPU que s'esperi a través de la senyal de WAIT (espera).
- Quan la senyal de WAIT torna a 1, la dada està disponible al bus de DADES perquè la CPU el llegeixi.
Optimitzacions : DMA i interrupcions
En el funcionament habitual de l'arquitectura Von-Neumann el control sempre el porta la CPU. Però això ens portaria a colls d'ampolla poc eficients.
La CPU és un dispositiu molt ràpid (el més ràpid), mentre que la memòria RAM és més lenta i el sistema de entrada/sortida (E/S) encara ho és més. Per tant, quan la CPU requereix l'entrada de dades del sistema d'E/S (per exemple d'un disc dur o un dispositiu USB com un ratolí) ha d'esperar-se i "malgasta" el seu temps.
Així, s'han inventat diverses optimitzacions per aprofitar tota la potència de la CPU i no fer-la esperar enfront dispositius lents.
- DMA o Direct Memory Access: mecanisme per automatitzar la transferència de dades entre la RAM i el sistema d'E/S sense intervenció de la CPU.
- Interrupcions : sistema per avisar la CPU perquè interrompeixi la tasca actual i s'ocupi d'algun dispositiu extern d'E/S. Si no utilitzem interrupcions, la CPU es veu obligada a sondejar regularment els dispositius (polling) el que resulta molt més ineficient.